1.数字钟的毕业论文摘要
电子钟相关毕业设计
·数字电子钟的电路设计 (字数:9242,页数:22 )·数字电子钟的设计与制作 (字数:8017,页数:22 )·数字钟的设计 (字数:6208,页数:21 )·基于8051单片机的数字钟 (字数:21638,页数:50)·基于单片机的电子时钟控制系统 (字数:7935,页数:42 )·数字电路数字钟设计 (字数:4846,页数:21 )·电子闹钟设计 (字数:4094,页数:19 )·定时闹钟设计 (字数:5714,页数:24 )·智能定时闹钟设计 (字数:3826,页数:18 )·下棋定时钟设计 (字数:5290,页数:24 )·多功能数字钟设计与制作 (字数:13129,页数:34)·基于单片机的电子钟设计 (字数:7710,页数:24 )·基于单片机的数字电子钟设计 (字数:10301,页数:42)·基于Labview的虚拟数字钟设计 (字数:17457,页数:32)·电子日历钟 (字数:10677,页数:33)·数字钟的设计与制作 (字数:4922,页数:23 )·单片机数字钟设计 (字数:15355,页数:47)·基于单片机的数字钟设计 (字数:12541,页数:27)·单片机定时闹钟设计 (字数:8450,页数:24 )·万年历可编程电子钟控电铃 (字数:14371.页数:41)·数字定时闹钟设计 (字数:7770,页数:28 )·基于EDA技术的数字电子钟设计 (字数:12247,页数:32)·多功能时钟打点系统设计 (字数:8353,页数:31 )·智能音乐闹钟设计 (字数:10002,页数:37)·基于AT89S51单片机的数字电子钟设计 (字数:14560,页数:39)
2.数电数字钟课程设计报告
数字电子技术课程设计报告题 目: 数字钟的设计与制作 学 年学 期: 专 业 班 级:学 号: 姓 名: 指导教师及职称:讲师时 间: 地点:设计目的熟悉集成电路的引脚安排.掌握各芯片的逻辑功能及使用方法.了解面包板结构及其接线方法.了解数字钟的组成及工作原理.熟悉数字钟的设计与制作.设计要求1.设计指标时间以24小时为一个周期;显示时,分,秒;有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时;为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号.2.设计要求画出电路原理图(或仿真电路图);元器件及参数选择;电路仿真与调试;PCB文件生成与打印输出.3.制作要求 自行装配和调试,并能发现问题和解决问题.4.编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会.设计原理及其框图1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.通常使用石英晶体振荡器电路构成数字钟.图 3-1所示为数字钟的一般构成框图.图3-1 数字钟的组成框图⑴晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定.不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路.⑵分频器电路 分频器电路将32768Hz的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数.分频器实际上也就是计数器.⑶时间计数器电路 时间计数电路由秒个位和秒十位计数器,分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器,分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为12进制计数器.⑷译码驱动电路 译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流.⑸数码管 数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管.2.数字钟的工作原理1)晶体振荡器电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定.图3-2所示电路通过CMOS非门构成的输出为方波的数字式晶体振荡电路,这个电路中,CMOS非门U1与晶体,电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波.输出反馈电 阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器.电容C1,C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能.由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确.晶体XTAL的频率选为32768HZ.该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数.从有关手册中,可查得C1,C2均为30pF.当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施.由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为10MΩ.较高的反馈电阻有利于提高振荡频率的稳定性.非门电路可选74HC00.图3-2 COMS晶体振荡器2)分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频.通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现.例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(215),即实现该分频功能的计数器相当于15极2进制计数器.常用的2进制计数器有74HC393等.本实验中采用CD4060来构成分频电路.CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便.CD4060计数为14级2进制计数器,可以将32768HZ的信号分频为2HZ,其内部框图如图3-3所示,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能.图3-3 CD4046内部框图3)时间计数单元时间计数单元有时计数,分计数和秒计数等几个部分.时计数单元一般为12进制计数器计数器,其输出为两位8421BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为8421BCD码.一般采用10进制计数器74HC390来实现时间计数单元的计数功能.为减少器件使用数量,可选74HC390,其内部逻辑框图如图 2.3所示.该器件为双2—5-10异步计数器,并且每一计数器均提供一个异步清零端(高电平有效).图3-4 74HC390(1/2)内部逻辑框图秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可.CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连.秒十位计数单元为6进制计数器,需要进制转换.将10进制计数器转换为6进制计数器的电路连接方法如图3-5所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA。
3.谁能给我一个数字钟的毕业论文
1免校正数字钟系统简介
免校正数字钟系统是由信号采集模块和时钟控制模块两个大的模块组成。
广播整点报时信号采集模块中用到AT89C2051内部的精确模拟比较器,将模拟信号转化为数字信号。通过I/O口输出到单片机的计数器T1,对数字脉冲信号进行计数。定时器T0采用定时中断1方式,定时到达相应时间时,取出计数器T1中记录的数据判断是否为广播整点报时信号所产生的数据。利用每小时整点前报出五声低音,频率为800Hz;整点时报出一声高音,频率为1600Hz的信号来判断出整点信号,并且产生校时信号。如果在一定的时间里能够逐一地﹑连续地判断出这六个信号,则说明是整点信号已经采集到,可以给予时钟控制芯片发送校时信号,不然就等待下一次信号的到来。
信号采集模块主要是对广播整点报时信号的采集并产生校时信号。广播整点报时语音信号通过模拟比较器将模拟信号转化为数字信号,然后对数字信号进行定时计数。判断采集到的频率范围,产生校时信号。
采用普通声音广播电台整点报时信号,校正时间。利用每小时整点前报出五声低音,频率为800Hz;整点时报出一声高音,频率为1600Hz的信号来判断出整点信号,并且产生校时信号。
如果在一定的时间里能够逐一地﹑连续地判断出这六个信号,则说明是整点信号已经采集到,可以给予时钟芯片发送校时信号,不然就等待下一次信号的到来。
时钟控制模块主要由:计时模块,校时模块,键盘设置模块和液晶显示模块组成。
液晶显示模块由于具有功耗低、体积小、重量轻、寿命长、不产生电磁辐射污染等优点而成为单片机系统中理想的显示器件,并被广泛应用于单片机控制的智能仪器仪表、工业控制领域、通信器材和家用电器中。
因为用到定时器,计数器和模拟比较器,所以将采用的单片机必须集定时/计数器,内部精确模拟比较器于一体,这样能够将各个小的部分芯片集于一块芯片上。
采用一块AT89C2051单片机芯片,采集广播语音输出信号,并用于判断是否是整点报时信号。如果是整点报时信号,则给计时芯片中断信号。采用另一块AT89C2051单片机芯片用于计时、控制液晶显示、接受校时中断信号与执行校时服务、还有键盘调时服务。
功能设计:
1. 时钟控制模块主要由:计时模块,校时模块,键盘设置模块和液晶显示模块组成。
(1) 计时模块:软件的计时误差降到一天在1.5秒之内。自动定时开启和关闭收音机和采集广播整点报时信号芯片的电源。
(2) 校时模块:接受到校时中断信号到校时完成的时间控制在100微妙以内。
(3) 键盘设置模块:通过按键能够对年,月,日,时,分单元数据进行设置。
(4) 液晶显示模块:采用LCD循环扫描显示时间。显示的是“2005年03月29日 23时59分00秒”。
2. 信号采集模块:通过对广播给出的语音信号进行采集,判断分析得出是否为整点报时信号。判断出整点报时信号后给出校时信号。
1.2 课题目标与任务
本课题是为采集广播整点报时信号来自动校正时间的免校正数字钟。
本人将完成以下任务:
1.设计采集广播整点报时信号的软件、硬件模块。
2.准确、及时地识别出广播语音整点报时信号的频率。
3.设计计时、校时、设时和控制液晶显示软件、硬件模块。
4.整体调试后根据结果对免校正数字钟系统设计做出整体评价。
1.3总体设计
4.电子数字钟的详细设计报告(带设计图)
数字钟设计报告1 设计目的数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
此次设计与制作数字电子钟的目的是让学生在了解数字钟的原理的前提下,运用刚刚学过的数电知识设计并制作数字钟,而且通过数字钟的制作进一步了解各种在制作中用到的中小规模集成电路的作用及其使用方法。由于数字电子钟包括组合逻辑电路和时序电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,从而实现理论与实践相结合。
总的来说,此次课程设计,有助于学生对电子线路知识的整合和电子线路设计能力的训练,并为后继课程的学习和毕业设计打下一定的基础。2 设计任务设计制作一个数字电子钟设计指标:1. 时间计数电路采用24进制,从00开始到23后再回到00;2. 各用2位数码管显示时、分、秒;3. 具有自动校时、校分功能,可以分别对时及分进行单独校时,使其校正到标准时间; 4. 计时过程具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次。
5.为了保证计时的稳定及准确,须由晶体振荡器提供时间基准信号。3 数字电子钟的电路系统设计下面将详细介绍整个数字电子钟的电路系统设计过程。
其中包括数字电子钟的设计原理,设计方案的确定,数字电子钟的电路设计计算机仿真,电路的设计与调试几个设计部分。3.1 设计原理数字电子钟是一个对标准频率(1HZ)进行计数的计数电路。
它由振荡器、分配器、计数器、译码器和显示器电路组成。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。
秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。
5.求数字电子钟毕业论文设计
12. 基于单片机的电子钟设计(字数:7710,页数:24 ) 13. 基于单片机的数字电子钟设计(字数:10301,页数:42 价) 14. 基于Labview的虚拟数字钟设计(字数:17457,页数:32 ) 15. 电子日历钟(字数:10677,页数:33 ) 16. 数字钟的设计与制作(字数:4922,页数:23 ) 17. 单片机数字钟设计(字数:15355,页数:47 ) 18. 基于单片机的数字钟设计(字数:12541,页数:27 ) 19. 单片机定时闹钟设计(字数:8450,页数:24 ) 20. 万年历可编程电子钟控电铃(字数:14371.页数:41 价)可联&系>Q=Q:136。
后面输入。.775。
.接着输入12。
5Q%Q空>间里有所有内容。可$代,$写21. 数字定时闹钟设计(字数:7770,页数:28 ) 22. 基于EDA技术的数字电子钟设计(字数:12247,页数:32 ) 23. 多功能时钟打点系统设计(字数:8353,页数:31 ) 24. 智能音乐闹钟设计(字数:10002,页数:37 ) 25. 基于AT89S51单片机的数字电子钟设计(字数:14560,页数:39 )。
6.谁有数字时钟的毕业论文设计
摘 要
本次的硬件综合设计是对我们所学知识的综合运用,独立完成具有一定实用价值的小型系统——数字时钟。
数字时钟是一种用数字技术实现是、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,具有更长的使用寿命,能被更好的广泛运用。数字时钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
数字时钟系统的主要功能:
(1)通过液晶显示器显示时分秒,具有时分校准、整点报时和加点自检功能;
(2)整点报时通过光和声音两种情况报警;
(3)时钟信号有主用时钟电路提供;
(4)时钟校准由键盘完成;
(5)系统在丢电的情况下不影响时钟的运行。
系统运用到的硬件资源:单片机核心系统(AT89S52)、实时时钟(DS1307)、TD0273D01七段LCD(HT1621B驱动)、NTC测量电路(NE555)、USB通信和供电电路( CH372)、LED指示灯、键盘、蜂鸣器等。
首先,我们通过基本的焊接技能训练,掌握LCD Exam实验板的硬件原理,进行PCB线路板的设计,将运用到的硬件进行组装和焊接,通过硬件调试。
接着,根据所设计数字时钟的功能要求进行软件的总体结构设计、软件的具体实现并仿真调试。
最后,进行程序固化、系统的调试和维护,最终完成整个系统的设计,提交课程设计报告。
此系统的设计是我们了解采用控制产品开发的全部过程,掌握专用计算机系统的软硬件设计过程、方法及实现,为以后设计和工作打下良好基础。
关键词:数字时钟 DS1307 单片机
目 录
摘要
一、总体结构
二、硬件设计原理
1、时钟模块
2.核心模块
3.显示及驱动模块
4.其他电路
(1)蜂鸣器
(2)POWER LED指示灯
(3)键盘(4键)
(4)电阻
(5)电容
三、软件总体结构
四、软件具体实现
1.系统初始化
2.报警部分
3.显示程序
4.CPU读流程
5.HT1621的一个字节的写过程
6.DS1307的一个字节写的过程
7.DS1307的一个字节读的过程
五、调试和故障排除
1.焊接测试
2.程序调试
六、结束语
七、参考文献
八、附录
7.求数字电子钟毕业论文设计
数字电子钟设计方案(17页,5388字)
目 录
1 数字电子钟设计方案 2
1.1 数字计时器的设计思想 2
1.2数字电子钟组成框图 2
1.3数字电路设计及元器件参数选择 2
1.3.1秒信号电路 2
1.3.2 时、分、秒计数器 3
1.3.3 译码显示电路 4
1.3.4校时电路 5
1.3.5 总体电路 6
1.4 安装与调试 7
2 电子钟逻辑电路知识 8
2.1数制 8
2.1.1十进制 8
2.1.2 二进制 8
2.1.3 十六进制 8
2.2主要元件介绍 8
2.2.1 CD4511芯片 8
2.2.2 CD4518芯片 9
2.2.3 CD4011芯片 10
2.2.4 CD4013芯片 10
2.2.5 555定时器 11
3 总结 13
附录A元器件清单 14
附录C硬件实物图片 16
附录D焊接图 17
8.跪求数字钟的设计与制作毕业论文一篇
摘要 第一章绪论 第二章数字时钟简介 1.1振荡器 1.2分频器电路 1.3计数器 1.4 译码显示电路 1.5校时电路 1.6报时电路 第三章设计步骤与方法 3.1振荡电路 3.2分频器电路 3.3计数器 3.3.1计数器六十进制的接法 3.3.2二十四进制计数器的接法 3.4译码显示电路 3.5校时电路 3.6整点报时电路 3.6.1控制门电路部分 3.6.2音响电路部分 第四章组装与调试 4.1接通电源逐步调试 4.2按顺序对电路连线和调试 总结 致 谢 参考文献。
转载请注明出处众文网 » 数字时钟毕业论文答辩ppt