1.毕业设计论文..有关(简易数字频率计)..
绪论
在电子系统非常广泛应用领域内,到处可见到处理离散信息的数字电路。供消费用的微波炉和电视、先进的工业控制系统、空间通讯系统、交通控制雷达系统、医院急救系统等在设计过程中无一不用到数字技术。数字电路制造工业的进步,使得系统设计人员能在更小的空间内实现更多的功能,从而提高系统可靠性和速度。
数字集成电路具有结构简单(如其中的晶体管是工作于饱和与截止2种状态,一般不设偏置电流)和同类型电路单元多(如一个计数系统需要很多同类型的触发器和门电路)的特点,因而容易是高集成度和归一化。由于数字集成电路与电子计算机的发展紧密相关,因而发展很快,目前已是集成电路中产量最高、集成度最大的一种器件。
集成电路的类型很多,从大的方面可分为模拟和数字集成电路两大类。虽然它们都可模拟具体的物理过程,但其工作方式有着很大的不同。甚至可能完全不同。电路中的工作信号通常是用电脉冲表示的数字信号。这种工作方式的信号,可以表达2种截然不同的现象。如以有脉冲表示“1”,无脉冲便表示“0”;以“1”表示“真”,则“0”便表示“假”,等等。反之亦然。这就是“数字信号”的含义。所以,“数字量”不是连续变化的量,其大小往往并不改变,但在时间分布上却有着严格的要求,这是数字电路的一个特点。
数字式频率计基于时间或频率的A/D转换原理,并依赖于数字电路技术发展起来的一种新型的数字测量仪器。由于数字电路的飞速发展,所以,数字频率计的发展也很快。通常能对频率和时间两种以上的功能数字化测量仪器,称为数字式频率计(通用计数器或数字式技术器)
在电子测量技术中,频率是一个最基本的参量,对适应晶体振荡器、各种信号发生器、倍频和分频电路的输出信号的频率测量,广播、电视、电讯、微电子技术等现代科学领域,更需要进行频率的测量,这种测量设备在我国已经大量生产,基本上能满足使用者的需要,因而取代了带有刻度盘的谐振式频率计。
2.谁能给我一个数字钟的毕业论文?
1免校正数字钟系统简介
免校正数字钟系统是由信号采集模块和时钟控制模块两个大的模块组成。
广播整点报时信号采集模块中用到AT89C2051内部的精确模拟比较器,将模拟信号转化为数字信号。通过I/O口输出到单片机的计数器T1,对数字脉冲信号进行计数。定时器T0采用定时中断1方式,定时到达相应时间时,取出计数器T1中记录的数据判断是否为广播整点报时信号所产生的数据。利用每小时整点前报出五声低音,频率为800Hz;整点时报出一声高音,频率为1600Hz的信号来判断出整点信号,并且产生校时信号。如果在一定的时间里能够逐一地﹑连续地判断出这六个信号,则说明是整点信号已经采集到,可以给予时钟控制芯片发送校时信号,不然就等待下一次信号的到来。
信号采集模块主要是对广播整点报时信号的采集并产生校时信号。广播整点报时语音信号通过模拟比较器将模拟信号转化为数字信号,然后对数字信号进行定时计数。判断采集到的频率范围,产生校时信号。
采用普通声音广播电台整点报时信号,校正时间。利用每小时整点前报出五声低音,频率为800Hz;整点时报出一声高音,频率为1600Hz的信号来判断出整点信号,并且产生校时信号。
如果在一定的时间里能够逐一地﹑连续地判断出这六个信号,则说明是整点信号已经采集到,可以给予时钟芯片发送校时信号,不然就等待下一次信号的到来。
时钟控制模块主要由:计时模块,校时模块,键盘设置模块和液晶显示模块组成。
液晶显示模块由于具有功耗低、体积小、重量轻、寿命长、不产生电磁辐射污染等优点而成为单片机系统中理想的显示器件,并被广泛应用于单片机控制的智能仪器仪表、工业控制领域、通信器材和家用电器中。
因为用到定时器,计数器和模拟比较器,所以将采用的单片机必须集定时/计数器,内部精确模拟比较器于一体,这样能够将各个小的部分芯片集于一块芯片上。
采用一块AT89C2051单片机芯片,采集广播语音输出信号,并用于判断是否是整点报时信号。如果是整点报时信号,则给计时芯片中断信号。采用另一块AT89C2051单片机芯片用于计时、控制液晶显示、接受校时中断信号与执行校时服务、还有键盘调时服务。
功能设计:
1. 时钟控制模块主要由:计时模块,校时模块,键盘设置模块和液晶显示模块组成。
(1) 计时模块:软件的计时误差降到一天在1.5秒之内。自动定时开启和关闭收音机和采集广播整点报时信号芯片的电源。
(2) 校时模块:接受到校时中断信号到校时完成的时间控制在100微妙以内。
(3) 键盘设置模块:通过按键能够对年,月,日,时,分单元数据进行设置。
(4) 液晶显示模块:采用LCD循环扫描显示时间。显示的是“2005年03月29日 23时59分00秒”。
2. 信号采集模块:通过对广播给出的语音信号进行采集,判断分析得出是否为整点报时信号。判断出整点报时信号后给出校时信号。
1.2 课题目标与任务
本课题是为采集广播整点报时信号来自动校正时间的免校正数字钟。
本人将完成以下任务:
1.设计采集广播整点报时信号的软件、硬件模块。
2.准确、及时地识别出广播语音整点报时信号的频率。
3.设计计时、校时、设时和控制液晶显示软件、硬件模块。
4.整体调试后根据结果对免校正数字钟系统设计做出整体评价。
1.3总体设计
3.基于51单片机的数字频率计 毕业论文
第1节 引言 2
1.1 数字频率计概述2
1.2 频率测量仪的设计思路与频率的计算2
1.3 基本设计原理3
第2节 数字频率计(低频)的硬件结构设计4
2.1系统硬件的构成4
2.2系统工作原理图4
2.3AT89C51单片机及其引脚说明 5
2.4信号调理及放大整形模块7
2.5时基信号产生电路7
2.6显示模块8
第3节 软件设计12
3.1 定时计数 12
3.2 量程转换 12
3.3 BCD转换12
3.4 LCD显示15
第4节 结束语 16
参考文献 20
附录 汇编源程序代码28
4.谁会做多功能数字钟的毕业论文
1免校正数字钟系统简介
免校正数字钟系统是由信号采集模块和时钟控制模块两个大的模块组成。
广播整点报时信号采集模块中用到AT89C2051内部的精确模拟比较器,将模拟信号转化为数字信号。通过I/O口输出到单片机的计数器T1,对数字脉冲信号进行计数。定时器T0采用定时中断1方式,定时到达相应时间时,取出计数器T1中记录的数据判断是否为广播整点报时信号所产生的数据。利用每小时整点前报出五声低音,频率为800Hz;整点时报出一声高音,频率为1600Hz的信号来判断出整点信号,并且产生校时信号。如果在一定的时间里能够逐一地﹑连续地判断出这六个信号,则说明是整点信号已经采集到,可以给予时钟控制芯片发送校时信号,不然就等待下一次信号的到来。
信号采集模块主要是对广播整点报时信号的采集并产生校时信号。广播整点报时语音信号通过模拟比较器将模拟信号转化为数字信号,然后对数字信号进行定时计数。判断采集到的频率范围,产生校时信号。
采用普通声音广播电台整点报时信号,校正时间。利用每小时整点前报出五声低音,频率为800Hz;整点时报出一声高音,频率为1600Hz的信号来判断出整点信号,并且产生校时信号。
如果在一定的时间里能够逐一地﹑连续地判断出这六个信号,则说明是整点信号已经采集到,可以给予时钟芯片发送校时信号,不然就等待下一次信号的到来。
时钟控制模块主要由:计时模块,校时模块,键盘设置模块和液晶显示模块组成。
液晶显示模块由于具有功耗低、体积小、重量轻、寿命长、不产生电磁辐射污染等优点而成为单片机系统中理想的显示器件,并被广泛应用于单片机控制的智能仪器仪表、工业控制领域、通信器材和家用电器中。
因为用到定时器,计数器和模拟比较器,所以将采用的单片机必须集定时/计数器,内部精确模拟比较器于一体,这样能够将各个小的部分芯片集于一块芯片上。
采用一块AT89C2051单片机芯片,采集广播语音输出信号,并用于判断是否是整点报时信号。如果是整点报时信号,则给计时芯片中断信号。采用另一块AT89C2051单片机芯片用于计时、控制液晶显示、接受校时中断信号与执行校时服务、还有键盘调时服务。
功能设计:
1. 时钟控制模块主要由:计时模块,校时模块,键盘设置模块和液晶显示模块组成。
(1) 计时模块:软件的计时误差降到一天在1.5秒之内。自动定时开启和关闭收音机和采集广播整点报时信号芯片的电源。
(2) 校时模块:接受到校时中断信号到校时完成的时间控制在100微妙以内。
(3) 键盘设置模块:通过按键能够对年,月,日,时,分单元数据进行设置。
(4) 液晶显示模块:采用LCD循环扫描显示时间。显示的是“2005年03月29日 23时59分00秒”。
2. 信号采集模块:通过对广播给出的语音信号进行采集,判断分析得出是否为整点报时信号。判断出整点报时信号后给出校时信号。
1.2 课题目标与任务
本课题是为采集广播整点报时信号来自动校正时间的免校正数字钟。
本人将完成以下任务:
1.设计采集广播整点报时信号的软件、硬件模块。
2.准确、及时地识别出广播语音整点报时信号的频率。
3.设计计时、校时、设时和控制液晶显示软件、硬件模块。
4.整体调试后根据结果对免校正数字钟系统设计做出整体评价。
1.3总体设计
5.数字钟的论文
摘要(数字钟)实际上是一个对标准频率(1HZ)进行计数的计数电路。
(数字钟论文)我们使用石英晶体振荡器电路构成数字钟。以10进制计数器74HC390来实现时间计数单元的计数功能。
采用CD4511作为显示译码电路。选择LED数码管作为显示单元电路。
(数字钟论文)由CD4511把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。用COMS与或非门实现的时或分校时电路。
该电路还有在整点前10秒钟内开始整点报时的功能。报时电路可选74HC30来构成。
时间以12小时为一个周期。(数字钟论文) 关键词数字钟;石英晶体振荡器;计数;校时电路 摘要 ……………………………………………………………………2关键字 …………………………………………………………………2一、设计目的……………………………………………………………3二、设计要求……………………………………………………………3三、原理框图……………………………………………………………3四、元器件………………………………………………………………7五、各功能块电路图…………………………………………………10六、总接线元件布局简图……………………………………………14七、设计体会…………………………………………………………15八、参考文献…………………………………………………………15 数字钟 一、设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,节省了电能。
因此得到了广泛的使用。数字钟是一种典型的数字电路,包括了组合逻辑电路和时序电路。
通过设计加深对刚刚学习了的数字电子技术的认识。我们此次设计数字钟是为了了解数字钟的原理,加深对我们所学知识的了解和认识、以及知识迁移的能力。
而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。且由于数字钟包括组合逻辑电路和时叙电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,以及各种电路之间的怎样联系起来的。
(数字钟论文)二、设计要求(1)设计指标 ① 时间以12小时为一个周期。② 显示时、分、秒。
③ 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间。④ 计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时。
⑤ 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。(2)设计要求① 画出电路原理图。
② 元器件及参数选择。③ 电路仿真与调试。
(3)编写设计报告,写出设计与制作的全过程,附上有关资料和图纸,有心得体会。三、原理框图 (数字钟论文)1.数字钟的构成数字钟实际上是由一个对标准频率(1HZ)进行计数的计数电路为主要部分构成的。
由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路来构成数字钟的标准时间基准信号。
数字钟的组成框图如下图所示。 2.晶体振荡器电路(数字钟论文)晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,它可以保证数字钟的走时准确及稳定。
不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用TTL门电路构成;另一类是通过CMOS非门构成的电路,本次设计采用了后一种。
如图(b)所示,由CMOS非门U1与晶体、电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。
电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。
(数字钟论文)CMOS 晶体振荡器的图形如下 3.时间记数电路(数字钟论文)一般采用10进制计数器如74HC290、74HC390等来实现时间计数单元的计数功能。本次设计中我们选择的是74HC390。
其内部逻辑框图如右上图。由其内部逻辑框图可知,其为双2-5-10异步计数器,并每一计数器均有一个异步清零端(高电平有效)。
秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可。CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。
秒十位计数单元为6进制计数器,我们需要对它进行进制转换。将10进制计数器转换为6进制计数器的电路连接方法如图 2.4所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA相连。
分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的Q3作为向上的进位信号应与分十位计数单元的CPA相连,分十位计数单元的Q2作为向上的。
转载请注明出处众文网 » 毕业设计论文数字信号系统(毕业设计论文..有关(简易数字频率计)..)