1.毕业设计论文..有关(简易数字频率计)..
绪论
在电子系统非常广泛应用领域内,到处可见到处理离散信息的数字电路。供消费用的微波炉和电视、先进的工业控制系统、空间通讯系统、交通控制雷达系统、医院急救系统等在设计过程中无一不用到数字技术。数字电路制造工业的进步,使得系统设计人员能在更小的空间内实现更多的功能,从而提高系统可靠性和速度。
数字集成电路具有结构简单(如其中的晶体管是工作于饱和与截止2种状态,一般不设偏置电流)和同类型电路单元多(如一个计数系统需要很多同类型的触发器和门电路)的特点,因而容易是高集成度和归一化。由于数字集成电路与电子计算机的发展紧密相关,因而发展很快,目前已是集成电路中产量最高、集成度最大的一种器件。
集成电路的类型很多,从大的方面可分为模拟和数字集成电路两大类。虽然它们都可模拟具体的物理过程,但其工作方式有着很大的不同。甚至可能完全不同。电路中的工作信号通常是用电脉冲表示的数字信号。这种工作方式的信号,可以表达2种截然不同的现象。如以有脉冲表示“1”,无脉冲便表示“0”;以“1”表示“真”,则“0”便表示“假”,等等。反之亦然。这就是“数字信号”的含义。所以,“数字量”不是连续变化的量,其大小往往并不改变,但在时间分布上却有着严格的要求,这是数字电路的一个特点。
数字式频率计基于时间或频率的A/D转换原理,并依赖于数字电路技术发展起来的一种新型的数字测量仪器。由于数字电路的飞速发展,所以,数字频率计的发展也很快。通常能对频率和时间两种以上的功能数字化测量仪器,称为数字式频率计(通用计数器或数字式技术器)
在电子测量技术中,频率是一个最基本的参量,对适应晶体振荡器、各种信号发生器、倍频和分频电路的输出信号的频率测量,广播、电视、电讯、微电子技术等现代科学领域,更需要进行频率的测量,这种测量设备在我国已经大量生产,基本上能满足使用者的需要,因而取代了带有刻度盘的谐振式频率计。
2.频率计 毕业论文
数字频率计设计
论文编号:JD925 论文字数:10578,页数:29
摘 要: 本设计结合电子器件发展形势,采用高速低功耗的ABT数字逻辑器件完成了简易的数字频率计设计。该频率计采用计数式测频方案,由振荡电路产生标准闸门时间信号,对被测信号整形处理后进行脉冲计数直接得到被测信号的频率值。为了降低低频信号测试的量化误差,采用在低频档测试时通过延长闸门时间信号的方法,提高了测量精度。本数字频率计以十进制数码的形式显示测得数据的结果,方便且直观。
关 键 词:脉冲、计数、ABT
The Design Of digital Cymometer
Abstract:This design is a design of simple digital cymometer based on ABT digital logic component which is high speed & low power consumed and it combined the evolution position of electronic component. The frequency test scheme of this cymometer is enumerative. In this system, vibratory circuit output a time signal of strobe to acquire the frequency of the geodesic signal by count the pulse after the geodesic signal is modulated. To reduce the error of the test of the low frequency signal, this system adopt the way of extend the time signal of strobe to advance the precision of frequency test. The result of the frequency test is displayed by the type of algorism in 7-segment digital display, it's convenient & intuitionistic.
Key words: pulse, count, ABT
目 录
摘 要 I
Abstract II
第1章 绪 论 1
第2章 电路设计 2
2.1方案设计及器件选择 2
2.1.1硬件结构框图设计及工作原理介绍 2
2.1.2器件选择 3
2.2时基电路部分设计 5
2.3输入信号放大整形电路设计 7
2.4逻辑控制电路设计 10
2.5计数电路与锁存、译码显示电路设计 11
2.5.1计数电路设计 12
2.5.2锁存、译码显示电路的设计 13
2.6 扩展电路设计 15
2.6.1时基信号的分频电路设计 15
2.6.2被测信号的分频电路设计 17
第3章 功能分析 18
第4章 误差分析 19
4.1量化误差——±1误差(脉冲计数误差) 19
4.2闸门时间误差(标准时间误差) 20
结论 22
致谢 23
参考文献 24
附录1:计数显示部分电路 25
附录2:计数脉冲及控制信号产生部分电路 26
以上回答来自:
3.基于51单片机的数字频率计 毕业论文
第1节 引言 2
1.1 数字频率计概述2
1.2 频率测量仪的设计思路与频率的计算2
1.3 基本设计原理3
第2节 数字频率计(低频)的硬件结构设计4
2.1系统硬件的构成4
2.2系统工作原理图4
2.3AT89C51单片机及其引脚说明 5
2.4信号调理及放大整形模块7
2.5时基信号产生电路7
2.6显示模块8
第3节 软件设计12
3.1 定时计数 12
3.2 量程转换 12
3.3 BCD转换12
3.4 LCD显示15
第4节 结束语 16
参考文献 20
附录 汇编源程序代码28
4.“基于单片机的数字频率计”论文!
基于单片机的数字频率计的设计和仿真摘要本文以单片机为核心器件,实现了数字频率计的设计,并在Proteus软件仿真环境下搭建仿真电路,采用Kell软件进行软硬联调,成功地实现了数字频率计的仿真。
关键词数字频率计单片机Proteus仿真Kell仿真 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。
电子计数测频有两种方式,一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,即周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量[1]。
本次设计的频率测量系统以单片机AT89C52为核心,采用汇编语言和直接测量方法,成功地实现了宽领域,高精度的数字频率计的设计和仿真。1设计思路本文设计的是一种单片机控制的频率计数器。
该频率计首先以信号放大整形后的方波脉冲作为控制闸门信号,然后采用计数器和锁存器对不同频率范围的信号直接进行计数来完成分频功能,分频后的信号由接口电路送给单片机,由单片机的计数器对其进行计数,最后将计数结果通过运算转变为原信号的频率数值,最后通过动态显示电路显示数值。由于单片机内部振荡频率很高,所以一个机器周期的量化误差相当小,可以有效的提高低频信号的测量准确性。
本设计以单片机AT89C52为核心,通过译码、分频、计数等电路,以及软件程序的编写,实现脉冲频率的显示。整体设计思路可用框图1表示。
框图中,各部分的作用及所采用的器件说明如下。1.计数测量部分包括计数器电路和数据锁存器电路计数器电路采用了74LS590芯片[2]完成计数功能。
对于频率较小的输入脉冲可以只让一个74LS590芯片发挥作用,即计数的个数小于256时则只有一个74LS590芯片进行计数,对于频率较大的输入脉冲需要让两个74LS590芯片发挥作用,即计数个数大于256小于65535时两个74LS590芯片分别进行高八位、低八位计数。数据锁存器电路由 74LS157芯片[3]组成。
它的任务是对输入的信号进行锁存,而后将信号直接输入到单片机电路。计数测量部分实现了计数分频的作用,即扩大频率的计数范围,以确保当输入脉冲的频率过高时同样顺利完成计数。
2.单片机部分本次设计采用了AT89C52单片机,AT89C52是美国ATMEL公司生产的低电压,高性能CMOS8位单片机,片内含8k byte的可反复擦写的只读程序存储器。器件采用ATMEL公司的高密度、非易失性存储技术生产,与标准MCS-51指令系统及8052产品引角兼容,片内置通用8位中央处理器和Flash存储单元[4]。
3.外部数据读写电路单片机的外部数据读写电路主要由译码器组成,本次设计采用的是74LS138译码器,它的逻辑功能主要是将每个输入的二进制代码译成对应的输出高、低电平信号[5]。该译码器在本设计中的作用是将A13、A14、A15的二进制代码输入到译码器中,然后翻译对应的输出信号,以选通限流电路,使其完成数据读写功能。
4.数据显示电路数据显示电路由限流电路和七段数码管组成,采用的器件是74LS374芯片和LED显示器。74LS374芯片的主要作用是显示前的电流驱动,因为数码管显示所需电流比较小,而从8D上升沿触发器输出的电流比较大,所以需要加个适当的电阻进行限流。
LED显示器的结构由发光二极管构成a、b、c、d、e、f和g七段,并由此得名[6]。本设计中采用了五个七段数码管进行数据显示,将五个数码管串接起来进行显示,显示数据即是对频率计的测量结果。
2软件设计流程图本设计中软件流程如图2所示。为使图2所示流程能顺利地完成预期的功能,在初始化部分,计数部分,4byte除法部分,数据显示部分都分别设计了流程图。
完成信号的周期测量后,需要做一次倒数运算才能获得信号的待测信号计数器电路数据锁存器AT89C52单片机有效位判断?74LS138译码器数据显示电路YESNO停止译码图1设计思路框图 频率。为提高运算精度,这里采用4byte定点算术运算,需要自行编写4byte出发指令,即组成4byte除法部分。
3 Kell仿真结果本次设计使用Proteus软件搭建仿真电路,用Kell软件进行了软硬联调。经过Kell软件调试,在没有差错的情况下,生成HEX文件,此时源程序和HEX文件应保存在同一目录下,否则仿真会出错。
然后把原理图的Sourse目录加上源程序,双击AT89C52芯片,并在目录上加上HEX文件,这时已经把生成好的文件烧在了芯片中,注意每打一次原理图进行仿真时,必须重新设置Sourse文件和HEX。按照以上步骤将仿真软件调整好之后就可以将脉冲频率设置好输入到仿真软件内,得到最后的仿真结果。
从图仿真结果中可以看出,两个脉冲频率不同的输入信号通过分频计数,较为成功的在数码管上显示出来。虽然有一定的误差,但与其他方法相比,它所需要的外围器件较少,适用于嵌入式系统,得到的频率计领域较宽,精度较高,是一种较为成功的设计方案。
4结束语本文通过运用单。
5.毕业了,要频率计相关毕业设计,数字电路设计的频率计,及单片机控
1. 简易数字频率计设计及proteus仿真(字数:4682,页数:23 ) 2. 波形发生器、频率计和数字电压表设计(字数:12602.页数:66) 3. 智能数字频率计(字数:14996,页数:42) 4. 数字频率计毕业设计论文(字数:9620,页数:28) 5. 单片机控制的微型频率计设计(字数:13949,页数:30) 6. 等精度数字频率计(字数:16039,页数:39) 7. 基于FPGA和单片机的多功能等精度频率计(字数:9504,页数:38) 8. 基于VHDL数字频率计的设计与仿真(字数:8993,页数:36) 9. 数字频率计 课程设计(字数:8527,页数:21) 10. 基于CPLD器件的数字频率计的设计(字数:20185,页数:40 )。
6.基于单片机数字频率计论文
基于单片机的频率计设计 论文编号:JD633 包括任务书,原理图,论文字数:17649,页数:43 任务书 一、基本要求: (1) 频率测量: a. 测量范围:信号:方波、正弦波 幅度:0. 5V~5V 频率:1Hz~1MHz b. 测试误差≤0. 1 % (2) 周期测量: a. 测量范围:信号:方波、正弦波 幅度:0. 5V~5V 频率:1Hz~1MHz b. 测试误差≤0. 1 % (3) 显示:十进制数字显示,显示刷新时间1~10 秒连续可调,对上述三种测量功能分别用不同颜色的发光二极管指示。
(4) 具有自校功能,时标信号频率为1MHz。 (5) 自行设计并制作满足本设计任务要求的稳压电源。
二、发挥部分: (1) 扩展频率测量范围为0. 1Hz~10MHz (信号幅度0. 5V~5V) ,测试误差降低为0. 01 %(最大闸门时间≤10s) 。 (2) 测量并显示周期脉冲信号(幅度0. 5V~5V、频率1Hz~1kHz) 的占空比,占空比变化范围为10 %~90 % ,测试误差≤0. 1 %。
(3) 在1Hz~10MHz 范围内及测试误差≤0.1 %的条件下,进行小信号的频率测量,提出并实现抗干扰的措施。 设计方案的讨论: 方案一:选用频率计专用模块。
该方案在技术上是可行的,但竞赛规则规定不能采用频率计专用模块。即使允许使用,对于设计要求中的某些指标,采用专用模块来完成也是困难的。
方案二: 采用逻辑芯片和可编程器件实现。该方案也是可行的。
该方案的优点是:仅使用硬件电路实现,调试工作量相对较小。缺点是,某些功能实现困难,不易修改。
方案三:用单片机实现。目前单片机种类很多,单片机功能越来越强。
根据设计要求,选用MCS - 51 系统单片机中的AT89C52 ,该芯片内含3 个16 位定时/ 计数器,能最大限度地简化频率计外围硬件。AT89C52 还含一个全功能串行口、8 K 程序存储器等,因此该方案具有硬件构成简单,功能灵活,易于修改等优点。
摘要 基于单片机的自动量程频率计是单片机在实际工作中的典型应用。本设计实现了一个集前置整形电路,分频电路, 基准信号源, 单片机电路: 单片机、数据选择器、键盘、状态指示, 数字显示电路,稳压直流电流等硬件于一体的测频计,能实现对方波、正弦波等待测信号的计数、计算和显示,精度达到千分之一以上。
本文在介绍传统测频方法的基础上充分分析了等精度测频方案的优越性,详细论述了软硬件的实现方案与完成的功能,最后给出了一套完善的测频方案。本频率计采用等精度测频方案实现,它对传统的测频方法进行了改进,测频结果优于传统测频方法,而且硬件结构简单,编程方法易行,具有良好的经济性、稳定性和可靠性,对今后类似的系统开发具有一定的借鉴作用。
关键词:智能型;频率计;单片机 目录摘 要 ⅠABSTRACT Ⅱ第一章 绪 论 11.1概述 11.2现状与发展 11.3 设计要求与实现方案 2第二章 方案论证 42.1频率测量方法概述 42.2 传统的测量方法 52.3 等精度测频方法 7第三章 测量原理与分析计算 83.1频率周期的测量 83. 1. 1 测量方法 83. 1. 2 测量方法实现 83.2 信号周期频率的计算 93.2.1信号周期的计算 93.3误差的计算 93.3.1 测量理论误差 93.3.2 计算误差 10第四章 频率计的硬件设计 114.1 频率计的电路结构 114.2 前置整形电路的设计 114.3 分频电路的设计 124.4 基准信号源的设计 134.5电压源和电流源 144.6单片机电路的设计 144.7 数字显示电路的设计及LM317芯片介绍 15第五章 软件部分的设计 205.1 主程序及子程序流程图 20第六章 稳压直流电源的设计 276.1稳压直流电源 27第七章 AT89C52的说明 297.1显示电路的组成AT89C52说明 297.1.1 AT89C52的说明 297.1.2 AT89C52功能特性概述 307.2 AT89C52与AT89C52的主要区别 307.3 中断寄存器 347.4 自动重装方式 357.5时钟振荡器 377.6AT89C52单片机的性能与特点 38结 论 40参考文献 41致谢 42 以上回答来自: /42-2/2929.htm。
7.基于51单片机数字频率计论文
去百度文库,查看完整内容>内容来自用户:赵倩倩摘要MAXIM是直接用十进制数字显示被测信号频率的一种测量装置。
传统的数字频率计大多采用74LS系列数字集成电路直接测频,在使用过程中存在电路结构复杂,测量精度低、故障率高、维护不易等问题。于是,随着芯片技术的发展,很多芯片被应用到频率计的设计当中。
一种是专用芯片,如利用MAXIM公司的ICM7240制作的频率计。其特点是简单易行,但由于这种芯片的最高计数频率仅有15MHz,远不能达到在一些场合需要测量很高频率的要求,而且测量精度也受到芯片本身的限制。
以单片机为主再附加一些外围电路来设计数字频率计,采用这种方案有一个很大的优点,那就是可通过单片机的软件设计,采用适当的算法,取代很多以前用硬件实现的电路,这不仅能弥补以往频率计测量精度低、故障率高、维护不易等不足,而且性能也得到了很大的提高。关键字:MAXIM 74LS MAXIM高频率芯片基于51单片机的数字频率计数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。
它是一种用十进制数字显示被测信号频率的数字测量仪器。它的基本功能是测量正弦信号,方波信号及其他各种单位时间内变化的物理量。
在进行模拟、数字电路的设计、安装、调试过程中,由于其使用十进制数显示,测量迅速,精确度高,显示直观,P2当执行内部编程指令时,CD4060在此种情况下,} 附录:。
8.数字频率计的设计论文有什么创新和难点
频率,是单位时间内完成振动的次数,是描述振动物体往复运动频繁程度的量,常用符号f或v表示,单位为秒-1。为了纪念德国物理学家赫兹的贡献,人们把频率的单位命名为赫兹,简称“赫”。每个物体都有由它本身性质决定的与振幅无关的频率,叫做固有频率。频率概念不仅在力学、声学中应用,在电磁学和无线电技术中也常用。频率测量一般原理,是通过相应的传感器,将周期变化的特性转化为电信号,再由电子频率计显示对应的频率,如工频、声频、振动频率等。
单位
交流电的频率是指它单位时间内周期性变化的次数,单位是赫兹(Hz),与周期成倒数关系。日常生活中的交流电的频率一般为50赫兹或60赫兹,而无线电技术中涉及的交流电频率一般较大,达到千赫兹(KHz)甚至兆赫兹(MHz)的度量。
工频
而像中国使用的电是一种正弦交流电,其频率是50Hz,也就是它速度惊人的地方,一秒钟内做了50次周期性变化。交流电的频率,工业术语叫做工频。2013年,全世界的电力系统中,工频有两种,一种为50Hz,还有一种是60Hz。
声频
声音是机械振动,能够穿越处于各种物态的物质。这些能够传播声音的物质称为介质。声音不能传播于真空。我们听到的声音也是一种有一定频率的声波。人耳听觉的频率范围约为20-20000HZ,超出这个范围的就不为我们人耳所察觉。低于20Hz为次声波,高于20kHz为超声波。声音的频率越高,则声音的音调越高,声音的频率越低,则声音的音调越低。
潮汐频率
在天文潮汐学中,由于各种天体活动周期长,以赫兹的单位显示不便,频率常用的单位为:cph,即cycle per hour。如最常见的M2分潮的周期约为12.42小时,则其频率通常表示为0.08051cph(次/小时)。
角频率
交流电周期的倒数叫做频率(用符号f表示),即 f = 1/T。
它表示正弦交流电流在单位时间内作周期性循环变化的次数,即表征交流电交替变化的速率(快慢)。频率的国际单位制是赫兹(Hz)。角频率与频率之间的关系为:ω = 2πf。
猜想:由于组成物质的原子与分子始终在做无规则运动,因此可以猜想物质本身始终在一定频率范围内振动。由于不存在绝对静止,而且物质始终振动,所以人类已知的频率范围远远不及实际存在的频率范围。已知空间不存在真正的“空”,则空间必由物质所填充,物质的振动同时可引起空间共振,因此空间在振动,而由其频率的不同,从形成不同层面的空间.不同层面的空间所具有的频率不同,因此其空间所在光波频率非人类可见光波频率,所以不同层面空间不可见。
9.基于51单片机数字频率计论文
1.绪论
1.1 数字频率计的发展现状及研究概况
随着电子技术的飞速发展,各类分立电子元件及其所构成的相关功能单元,已逐步被功能更强大、性能更稳定、使用更方便的集成芯片所取代。由集成芯片和一些外围电路构成的各种自动控制、自动测量、自动显示电路遍及各种电子产品和设备。数字系统和数字设备已广泛应用于各个领域,更新换代速度可谓日新月异。
在电子系统非常广泛的应用领域内,到处可见到处理离散信息的数字电路。供消费用的微波炉和电视、先进的工业控制系统、空间通讯系统、交通控制雷达系统、医院急救系统等在设计过程中无一不用到数字技术。数字电路制造工业的进步,使得系统设计人员能在更小的空间内实现更多的功能,从而提高系统可靠性和速度。
数字频率计是现代通信测量设备系统中不可缺少的测量仪器,不但要求电路产生频率准确的和稳定度高的信号,而且能方便的改变频率。
数字频率计主要实现方法有直接式、锁相式、直接数字式和混合式四种。
直接式的优点是速度快、相位噪声低,但结构复杂、杂散多,一般只应用在地面雷达中。
锁相式的优点是相位同步的自动控制,制作频率高,功耗低,容易实现系列化、小型化、模块化和工程化。
直接数字式的优点是电路稳定、精度高、容易实现系列化、小型化、模块化和工程化。
随着单片锁相式数字频率计的发展,锁相式和数字式容易实现系列化、小型化、模块化和工程化,性能也越来越好,已逐步成为两种最为典型,用处最为广泛的数字频率计。
1.2 本课题研究背景及主要研究意义
数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。在数字电路中,频率计属于时序电路,它主要由具有记忆功能的触发器构成。在计算机及各种数字仪表中,都得到了广泛的应用。在CMOS电路系列产品中,频率计是用量最大、品种很多的产品。
本课题采用的是直接数字式的频率计,设计原理简单,是全硬件电路实现,电路稳定、精度高,大大的缩短了生产周期。
1.3 本课题主要研究内容
本课题采用数字电路来制作一个1HZ—1MHZ的数字频率计,并将所需得到的频率通过数码管显示出来。 数字频率计主要由四部分组成:时基电路、闸门电路、逻辑控制电路以及可控制的计数、译码、显示电路。原理框图如图1-1:
图1-1 原理框图
10.简易数字频率计的设计
简易频率计一、设计任务与要求1.设计制作一个简易频率测量电路,实现数码显示。
2.测量范围:10Hz~99.99KHz 3.测量精度: 10Hz。4. 输入信号幅值:20mV~5V。
5. 显示方式:4位LED数码。二、方案设计与论证频率计是用来测量正弦信号、矩形信号、三角形信号等波形工作频率的仪器,根据频率的概念是单位时间里脉冲的个数,要测被测波形的频率,则须测被测波形中1S里有多少个脉冲,所以,如果用一个定时时间1S控制一个闸门电路,在时间1S内闸门打开,让被测信号通过而进入计数译码器电路,即可得到被测信号的频率fx。
任务要求分析:频率计的测量范围要求为10Hz~99.99KHz,且精度为10Hz,所以有用4片10进制的计数器构成1000进制对输入的被测脉冲进行计数;要求输入信号的幅值为20mV~5V,所以要经过衰减与放大电路进行检查被测脉冲的幅值;由于被测的波形是各种不同的波,而后面的闸门或计数电路要求被测的信号必须是矩形波,所以还需要波形整形电路;频率计的输出显示要经过锁存器进行稳定再通过4位LED数码管进行显示。经过上述分析,频率计电路设计的各个模块如下图:方案一:根据上述分析,频率计定时时间1s可以通过555定时器和电容、电阻构成的多谐振荡器产生1000Hz的脉冲,再进行分频成1Hz即周期为1s的脉冲,再通过T触发器把脉冲正常高电平为1s;放大整形电路通过与非门、非门和二极管组成;闸门电路用一个与门,只有在定时脉冲为高电平时输入信号才能通过与门进入计数电路计数;计数电路可以通过5个十进制的计数器组成,计数器再将计的脉冲个数通过锁存器进行稳定最后通过4个LED数码显像管显示出来。
方案二:频率计定时时间1s可以直接通过555定时器和电容、电阻构成的多谐振荡器产生1Hz的脉冲,再通过T触发器把脉冲正常高电平为1s;放大整形电路可以直接用一个具有放大功能的施密特触发器对输入的信号进行整形放大,其他模块的电路和方案一的相同。通过对两种方案的分析,为了减少总的电路的延迟时间,提高测量精确度,所以选择元件少的第二种方案。
三、单元电路设计与参数计算时基电路:用555_VIRTUAL定时器和电容、电阻组成多谐振荡器产生1Hz的脉冲,根据书中的振荡周期 : T=(R1+R2)C*ln2 取C=10uF,R1=2KΩ,T=1s,计算得:R2=70.43KΩ,再通过T触发器T_FF把脉冲正常高电平为1s的脉冲,元件的连接如下: 经示波器仿真,产生的脉冲的高电平约为1S。放大整形电路:用一个74HC14D_4V的含放大功能的施密特触发器对输入脉冲进行放大整形,把输入信号放大整形成4V的矩形脉冲,其放大整形效果如下图:闸门电路:用一个与门74LS08作为脉冲能否通过的闸门,当定时信号Q为高电平时,闸门打开,输入信号进入计数电路进行计数,否则,其不能通过闸门。
计数电路:计数电路用5(4)片74192N计数器组成100000(10000)进制的计数电路,74192N是上升沿有效的,来一个脉冲上升沿,电路记一次数,所以计数的范围为0~99999(5000)。但计数1S后要对计数器进行清零或置零,在这里用清零端,高电平有效,当计数1S后,Q为低电平,Q'为高电平,所以用Q'作为清零信号,接线图如下:锁存显示电路:当计数电路计数结束时,要把计得脉冲数锁存通过数码显示管稳定显示出来。
锁存器用2片74ls273,时钟也是上升沿有效,当Q为下降沿时,Q'恰好是上升沿,所以用Q'作为锁存器的时钟,恰能在计数结束时把脉冲数锁存显示,电路的接线图如下:四、总电路工作原理及元器件清单1.总原理图2.电路完整工作过程描述(总体工作原理) 555组成的多谐振荡器产生1Hz的脉冲,经过T触发器整形成高电平时间为1S的脉冲,高电平脉冲打开闸门74LS08N,让经施密特触发器74HC14D放大整形的被测脉冲通过,进入计数器进行1S的计数。当计数结束时,T触发器的Q为下降沿,Q'刚好为上升沿,触发锁存器工作,让计数器输出的信号通过锁存器锁存显示,同时,高电平的Q'信号对计数电路进行清零,此后,电路将循环上述过程,但对于同一个被测信号,在误差的允许范围内,LED上所显示的数字是稳定的。
3.元件清单元件序号 型号 主要参数 数量 备注 1 74192 5 加法计数器 2 74LS273 2 锁存器3 DCD_HEX 4 LED显示器4 555_VIRTUAL 1 定时器5 T_FF 1 T触发器6 CAPACITOR_RATED 电容10Uf、额定电压50V 1 电容7 CAPACITOR_RATED 电容10Nf、额定电压10V 1 电容8 RES 阻值2KΩ 1 9 RES 阻值 1 10 74LS08 1 双输入与门11 74HC14D_4V 1 施密特触发器,放大电压4V12 AC_VOLTAGE 1 可调的正弦脉冲信号五、仿真调试与分析把各个模块组合起来后,进行仿真调试以达到任务要求。① 在信号输入端输入10Hz的交流脉冲,仿真,结果如下:说明仿真的结果准确② 在信号输入端输入300Hz的交流脉冲,仿真,结果如下:仿真结果准确③ 在信号输入端输入3KHz正弦脉冲,仿真,结果如下:④输入20KHz的正弦脉冲,仿真,结果如下:仿真结果结果与实际的结果相差20Hz,这说明频率越高,误差越大。
经分析,这是由于各个元器件存在着延迟时间,1S的脉冲,经过各。
转载请注明出处众文网 » 简易数字频率计毕业论文(毕业设计论文..有关(简易数字频率计)..)