1.有那位好心人知道怎么写关于<<等精度频率计的设计>>方面的论文吗
毕业论文 等精度数字频率计的设计,共61页,18840字
摘 要
基于传统测频原理的频率计的测量精度将随着被测信号频率的下降而降低,在实用中有很大的局限性,而等精度频率计不但有较高的测量精度,而且在整个测频区域内保持恒定的测试精度。运用等精度测量原理,结合单片机技术设计了一种数字频率计,由于采用了屏蔽驱动电路及数字均值滤波等技术措施,因而能在较宽定的频率范围和幅度范围内对频率,周期,脉宽,占空比等参数进行测量,并可通过调整闸门时间预置测量精度。选取的这种综合测量法作为数字频率计的测量算法,提出了基于FPGA 的数字频率计的设计方案。给出了该设计方案的实际测量效果,证明该设计方案切实可行,能达到较高的频率测量精度。
请到
下载
希望能帮到你
2.频率计 毕业论文
数字频率计设计
论文编号:JD925 论文字数:10578,页数:29
摘 要: 本设计结合电子器件发展形势,采用高速低功耗的ABT数字逻辑器件完成了简易的数字频率计设计。该频率计采用计数式测频方案,由振荡电路产生标准闸门时间信号,对被测信号整形处理后进行脉冲计数直接得到被测信号的频率值。为了降低低频信号测试的量化误差,采用在低频档测试时通过延长闸门时间信号的方法,提高了测量精度。本数字频率计以十进制数码的形式显示测得数据的结果,方便且直观。
关 键 词:脉冲、计数、ABT
The Design Of digital Cymometer
Abstract:This design is a design of simple digital cymometer based on ABT digital logic component which is high speed & low power consumed and it combined the evolution position of electronic component. The frequency test scheme of this cymometer is enumerative. In this system, vibratory circuit output a time signal of strobe to acquire the frequency of the geodesic signal by count the pulse after the geodesic signal is modulated. To reduce the error of the test of the low frequency signal, this system adopt the way of extend the time signal of strobe to advance the precision of frequency test. The result of the frequency test is displayed by the type of algorism in 7-segment digital display, it's convenient & intuitionistic.
Key words: pulse, count, ABT
目 录
摘 要 I
Abstract II
第1章 绪 论 1
第2章 电路设计 2
2.1方案设计及器件选择 2
2.1.1硬件结构框图设计及工作原理介绍 2
2.1.2器件选择 3
2.2时基电路部分设计 5
2.3输入信号放大整形电路设计 7
2.4逻辑控制电路设计 10
2.5计数电路与锁存、译码显示电路设计 11
2.5.1计数电路设计 12
2.5.2锁存、译码显示电路的设计 13
2.6 扩展电路设计 15
2.6.1时基信号的分频电路设计 15
2.6.2被测信号的分频电路设计 17
第3章 功能分析 18
第4章 误差分析 19
4.1量化误差——±1误差(脉冲计数误差) 19
4.2闸门时间误差(标准时间误差) 20
结论 22
致谢 23
参考文献 24
附录1:计数显示部分电路 25
附录2:计数脉冲及控制信号产生部分电路 26
以上回答来自:
3.毕业了,要频率计相关毕业设计,数字电路设计的频率计,及单片机控
1. 简易数字频率计设计及proteus仿真(字数:4682,页数:23 ) 2. 波形发生器、频率计和数字电压表设计(字数:12602.页数:66) 3. 智能数字频率计(字数:14996,页数:42) 4. 数字频率计毕业设计论文(字数:9620,页数:28) 5. 单片机控制的微型频率计设计(字数:13949,页数:30) 6. 等精度数字频率计(字数:16039,页数:39) 7. 基于FPGA和单片机的多功能等精度频率计(字数:9504,页数:38) 8. 基于VHDL数字频率计的设计与仿真(字数:8993,页数:36) 9. 数字频率计 课程设计(字数:8527,页数:21) 10. 基于CPLD器件的数字频率计的设计(字数:20185,页数:40 )。
4.基于单片机数字频率计论文
基于单片机的频率计设计 论文编号:JD633 包括任务书,原理图,论文字数:17649,页数:43 任务书 一、基本要求: (1) 频率测量: a. 测量范围:信号:方波、正弦波 幅度:0. 5V~5V 频率:1Hz~1MHz b. 测试误差≤0. 1 % (2) 周期测量: a. 测量范围:信号:方波、正弦波 幅度:0. 5V~5V 频率:1Hz~1MHz b. 测试误差≤0. 1 % (3) 显示:十进制数字显示,显示刷新时间1~10 秒连续可调,对上述三种测量功能分别用不同颜色的发光二极管指示。
(4) 具有自校功能,时标信号频率为1MHz。 (5) 自行设计并制作满足本设计任务要求的稳压电源。
二、发挥部分: (1) 扩展频率测量范围为0. 1Hz~10MHz (信号幅度0. 5V~5V) ,测试误差降低为0. 01 %(最大闸门时间≤10s) 。 (2) 测量并显示周期脉冲信号(幅度0. 5V~5V、频率1Hz~1kHz) 的占空比,占空比变化范围为10 %~90 % ,测试误差≤0. 1 %。
(3) 在1Hz~10MHz 范围内及测试误差≤0.1 %的条件下,进行小信号的频率测量,提出并实现抗干扰的措施。 设计方案的讨论: 方案一:选用频率计专用模块。
该方案在技术上是可行的,但竞赛规则规定不能采用频率计专用模块。即使允许使用,对于设计要求中的某些指标,采用专用模块来完成也是困难的。
方案二: 采用逻辑芯片和可编程器件实现。该方案也是可行的。
该方案的优点是:仅使用硬件电路实现,调试工作量相对较小。缺点是,某些功能实现困难,不易修改。
方案三:用单片机实现。目前单片机种类很多,单片机功能越来越强。
根据设计要求,选用MCS - 51 系统单片机中的AT89C52 ,该芯片内含3 个16 位定时/ 计数器,能最大限度地简化频率计外围硬件。AT89C52 还含一个全功能串行口、8 K 程序存储器等,因此该方案具有硬件构成简单,功能灵活,易于修改等优点。
摘要 基于单片机的自动量程频率计是单片机在实际工作中的典型应用。本设计实现了一个集前置整形电路,分频电路, 基准信号源, 单片机电路: 单片机、数据选择器、键盘、状态指示, 数字显示电路,稳压直流电流等硬件于一体的测频计,能实现对方波、正弦波等待测信号的计数、计算和显示,精度达到千分之一以上。
本文在介绍传统测频方法的基础上充分分析了等精度测频方案的优越性,详细论述了软硬件的实现方案与完成的功能,最后给出了一套完善的测频方案。本频率计采用等精度测频方案实现,它对传统的测频方法进行了改进,测频结果优于传统测频方法,而且硬件结构简单,编程方法易行,具有良好的经济性、稳定性和可靠性,对今后类似的系统开发具有一定的借鉴作用。
关键词:智能型;频率计;单片机 目录摘 要 ⅠABSTRACT Ⅱ第一章 绪 论 11.1概述 11.2现状与发展 11.3 设计要求与实现方案 2第二章 方案论证 42.1频率测量方法概述 42.2 传统的测量方法 52.3 等精度测频方法 7第三章 测量原理与分析计算 83.1频率周期的测量 83. 1. 1 测量方法 83. 1. 2 测量方法实现 83.2 信号周期频率的计算 93.2.1信号周期的计算 93.3误差的计算 93.3.1 测量理论误差 93.3.2 计算误差 10第四章 频率计的硬件设计 114.1 频率计的电路结构 114.2 前置整形电路的设计 114.3 分频电路的设计 124.4 基准信号源的设计 134.5电压源和电流源 144.6单片机电路的设计 144.7 数字显示电路的设计及LM317芯片介绍 15第五章 软件部分的设计 205.1 主程序及子程序流程图 20第六章 稳压直流电源的设计 276.1稳压直流电源 27第七章 AT89C52的说明 297.1显示电路的组成AT89C52说明 297.1.1 AT89C52的说明 297.1.2 AT89C52功能特性概述 307.2 AT89C52与AT89C52的主要区别 307.3 中断寄存器 347.4 自动重装方式 357.5时钟振荡器 377.6AT89C52单片机的性能与特点 38结 论 40参考文献 41致谢 42 以上回答来自: /42-2/2929.htm。
5.基于FPGA的频率计设计 毕业论文
/soft/search.asp?act=topic&keyword=fpga
1、用FPGA实现控制基于I2C总线的EEPROM
2、基于FPGA的简单OEM板GPS接收机设计
3、基于FPGAD的数字频率计设计
4、[电气工程]基于FPGA的电网基本电量数字测量系统的设计
5、[电子信息工程]基于单片机和FPGA的位同步信号提取
6、基于FPGA的数字通信系统
7、基于FPGA和锁相环4046实现波形发生器
8、UC/OSII在FPGA上的移植
9、基于FPGA的IIR滤波器设计
10、基于FPGA的TD-SCDMA信道编解码技术研究与实现(硕士)
11、基于ARM和FPGA的数控系统的硬件设计(硕士)
12、基于FPGA的JPEG压缩编码的研究与实现(硕士)
13、OFDM通信系统基带数据处理部分的FPGA实现
14、FPGA应用实验板设计
15、UWB-OFDM解调器的仿真及FPGA在线仿真实现
16、高速VITERBI译码器在ALTERA FPGA中的设计与实现
17、基于FPGA温、湿度传感器系统设计
18、基于FPGA的嵌入式系统开发板
19、卫星信道延时模拟器的FPGA实现
20、基于Altera FPGA的发动机ECU原型设计
21、基于FPGA设计电梯控制系统
22、FPGA在机卡分离式高清数字一体电视机里的应用
23、PSK调制算法仿真与FPGA实现
24、基于FPGA的数字复接系统帧同步器的设计
6.求一篇基于单片机的数字频率计论文,最好附带英文文献一篇,谢谢啊
频率计相关毕业设计
·波形发生器、频率计和数字电压表设计
·智能数字频率计
·数字频率计毕业设计论文
·单片机控制的微型频率计设计
·等精度数字频率计
·基于FPGA和单片机的多功能等精度频率计
·基于VHDL数字频率计的设计与仿真
·数字频率计 课程设计
·基于CPLD器件的数字频率计的设计
·多功能频率计的设计
·等精度频率计的设计
·数字频率计
·小型数字频率计的设计
·基于单片机的频率计设计
·基于VHDL语言设计数字频率计
·等精度数字频率计的设计和分析
·基于单片机的频率计的设计
·基于单片机的数字频率计的设计
·数字频率计设计
7.毕业设计论文..有关(简易数字频率计)..
绪论
在电子系统非常广泛应用领域内,到处可见到处理离散信息的数字电路。供消费用的微波炉和电视、先进的工业控制系统、空间通讯系统、交通控制雷达系统、医院急救系统等在设计过程中无一不用到数字技术。数字电路制造工业的进步,使得系统设计人员能在更小的空间内实现更多的功能,从而提高系统可靠性和速度。
数字集成电路具有结构简单(如其中的晶体管是工作于饱和与截止2种状态,一般不设偏置电流)和同类型电路单元多(如一个计数系统需要很多同类型的触发器和门电路)的特点,因而容易是高集成度和归一化。由于数字集成电路与电子计算机的发展紧密相关,因而发展很快,目前已是集成电路中产量最高、集成度最大的一种器件。
集成电路的类型很多,从大的方面可分为模拟和数字集成电路两大类。虽然它们都可模拟具体的物理过程,但其工作方式有着很大的不同。甚至可能完全不同。电路中的工作信号通常是用电脉冲表示的数字信号。这种工作方式的信号,可以表达2种截然不同的现象。如以有脉冲表示“1”,无脉冲便表示“0”;以“1”表示“真”,则“0”便表示“假”,等等。反之亦然。这就是“数字信号”的含义。所以,“数字量”不是连续变化的量,其大小往往并不改变,但在时间分布上却有着严格的要求,这是数字电路的一个特点。
数字式频率计基于时间或频率的A/D转换原理,并依赖于数字电路技术发展起来的一种新型的数字测量仪器。由于数字电路的飞速发展,所以,数字频率计的发展也很快。通常能对频率和时间两种以上的功能数字化测量仪器,称为数字式频率计(通用计数器或数字式技术器)
在电子测量技术中,频率是一个最基本的参量,对适应晶体振荡器、各种信号发生器、倍频和分频电路的输出信号的频率测量,广播、电视、电讯、微电子技术等现代科学领域,更需要进行频率的测量,这种测量设备在我国已经大量生产,基本上能满足使用者的需要,因而取代了带有刻度盘的谐振式频率计。
转载请注明出处众文网 » 等精度频率计毕业论文(有那位好心人知道怎么写关于方面的论文吗)